## Nom i Cognoms: Una possible solució

1) (1p.) Un enginyer de telecomunicacions presenta el següent codi per a fer una transmissió SPI per bit-banging:

```
char SPI master (char byte)
  unsigned char bit;
                                                   char SPI slave (char byte)
  for (bit = 0; bit < 8; bit++)
                                                      unsigned char bit;
     if (byte & 0x80)
                                                      for (bit = 0; bit < 8; bit++)
       SETMOSI();
     else
                                                        While(!READCLK()); // esperem flanc
       CLRMOSI();
                                                        if (byte & 0x80)
     byte <<= 1;
                                                           SETMISO();
                                                        else
     espera(T/2);
                                                           CLRMISO():
     SETCLK(); // forcem flanc de rellotge
                                                        byte <<= 1;
     byte |= READMISO();
                                                        byte |= READMOSI();
     espera(T/2);
                                                     }
     CLRCLK();
                                                      return byte;
                                                   }
  return byte;
```

Raoneu si el codi és correcte, i en cas contrari, indiqueu l'error i proposeu una solució.

En el mateix flanc de rellotge, màster i esclau no poden escriure els bits de sortida, i alhora llegir els bits d'entrada.

Tot s'arreglaria si el màster llegís la dada en el flanc de baixada del rellotge:

```
espera(T/2);
CLRCLK();
byte |= READMISO();
```

2) (4p.) Amb quins valors programaríeu els següents bits de control per a realitzar una conversió A/D amb el PIC18F4550 respectant les especificacions del fabricant? (Dades: Fosc = 48MHz,  $T_{ADmin} = 0.8\mu s$ ,  $T_{ACOmin} = 2.54\mu s$ .)

```
a) ADCS2:ADCS0 = 110 T_{AD} = 64 / 48MHZ = 1'33\mu s. b) ACQT2:ACQT0 = 001 T_{ACO} = 2*T_{AD} = 2'66\mu s.
```

b) Quin serà el temps total d'una conversió? (Temps d'adquisició + temps de conversió)

```
12* T_{AD} + T_{ACQ} = 18'66\mu s.
```

c) Si connectem 10 senyals analògics, de la mateixa freqüència, a 10 canals d'entrada del micro, amb una estratègia com aquesta:

Quina pot ser la frequència màxima de qualsevol dels senyals d'entrada per respectar el criteri de Nyquist? (negligiu el temps de procés de cada dada)

```
1/ 18'66μs = 53591 Hz.
Com tenim 10 canals, fmostreig = 5359 Hz.
Per Nyquist, fmin < 5,359 Hz./2 = 2680 Hz.
```

```
ACQT2:ACQT0: A/D Acquisition Time Select bits
111 = 20 TAD
110 = 16 TAD
101 = 12 TAD
100 = 8 TAD
011 = 6 TAD
010 = 4 \text{ TAD}
001 = 2 \text{ TAD}
000 = 0 \text{ TAD}^{(1)}
ADCS2:ADCS0: A/D Conversion Clock Select bits
111 = FRC (clock derived from A/D RC oscillator)(1)
110 = Fosc/64
101 = Fosc/16
100 = Fosc/4
011 = FRC (clock derived from A/D RC oscillator)(1)
010 = Fosc/32
001 = Fosc/8
000 = Fosc/2
```

Nom i Cognoms: Una possible solució

3) (2,5p.)Trobem una llibreria precompilada de línia sèrie pel PIC18F4550 (ls\_lib.lib i ls\_lib.h). Decidim provar-la amb el Proteus fent un programa que periòdicament envia el caràcter 0x55 (es sol fer servir ja que alterna 1 i 0 en codificació binària). Observeu les captures de pantalla amb el resultat de la simulació:



## Responeujustificadament les preguntes:

- A quina de les velocitats de transmissió estàndard està configurat el PIC?

L'oscil.loscopi està configurat a 500 us, per divisió, com que veien que cada bit triga una mica menys que una divisió, pot correspondre a 2400 bps. (1/2400 = 416us)

S'està fent servir bit de paritat?

Si, veiem el start bit (0) després 8 de dades (10101010), i abans de l'stop bit que és un 1, hi ha un altre 0 que ha de ser la paritat.

Si en comptes d'enviar un byte 0x55 enviéssim un 0x33, quina forma tindria el senyal vist a l'oscil.loscopi?

Sortiria: ...11(idle) 0 11 00 11 00 0(P) 1 1111... (idle)

4) (1,5p.) Volem fer un programa que enviï per línia sèrie totes les mostres obtingudes pel conversor analògic digital i amb tots els seus bits.

Si el conversor A/D ens dóna una mostra de 10 bits cada 250 microsegons, quina serà la velocitat mínima a que cal configurar la línia sèrie? Negligiu els temps d'atenció a interrupcions, manegament de buffers, etc.

Rebem 10 bits de l'AD cada 250 us, per tant 40.000 bits per segon d'informació.

Un cop posats a memoria, aquests 40.000 bits per segon suposaran 5.000 Bytes a enviar cada segon.

A l'enviar per línia sèrie, cal afegir start i stop bit a cada Byte que s'envia, per tant tenim:

5000 Bytes/segon x 10 bits / Byte = 50.000 bits per segon que sortiran per línia sèrie. Això concorda amb l'overhead minim de la línia sèrie, que necessita 10 bits (start+data+stop) per enviar - ne 8. Caldrà doncs que la LS com a mínim vagi a 50.000 bps.







El PID és 1010, és un paquet de NAK.

| (LSb)            |       |                  |                  |                  |                  |       | (MSb)                     |
|------------------|-------|------------------|------------------|------------------|------------------|-------|---------------------------|
| PID <sub>0</sub> | PID 1 | PID <sub>2</sub> | PID <sub>3</sub> | PID <sub>0</sub> | PID <sub>1</sub> | PID 2 | $\overline{\text{PID}}_3$ |

| PID Type  | PID Name | PID[3:0]* | Description                                                                           |
|-----------|----------|-----------|---------------------------------------------------------------------------------------|
| Token     | OUT      | 0001B     | Address + endpoint number in host-to-function transaction                             |
|           | IN       | 1001B     | Address + endpoint number in function-to-host transaction                             |
|           | SOF      | 0101B     | Start-of-Frame marker and frame number                                                |
|           | SETUP    | 1101B     | Address + endpoint number in host-to-function transaction for SETUP to a control pipe |
| Data      | DATA0    | 0011B     | Data packet PID even                                                                  |
|           | DATA1    | 1011B     | Data packet PID odd                                                                   |
| Handshake | ACK      | 0010B     | Receiver accepts error-free data packet                                               |
|           | NAK      | 1010B     | Rx device cannot accept data or Tx device cannot send data                            |
|           | STALL    | 1110B     | Endpoint is halted or a control pipe request is not supported.                        |
| Special   | PRE      | 1100B     | Host-issued preamble. Enables downstream bus traffic to low-speed devices.            |